MARC状态:已编 文献类型:中文图书 浏览次数:33
- 题名/责任者:
- 基于Quartus Prime的FPGA/CPLD数字系统设计实例/周润景,南志贤,张玉光编著
- 版本说明:
- 4版
- 出版发行项:
- 北京:电子工业出版社,2018
- ISBN及定价:
- 978-7-121-34919-5/CNY99.00
- 载体形态项:
- 468页;26cm
- 个人责任者:
- 周润景 (1965-) 编著
- 个人责任者:
- 南志贤 编著
- 个人责任者:
- 张玉光 编著
- 学科主题:
- 可编程序逻辑阵列-系统设计
- 非控制主题词:
- FPGA/CPLD
- 中图法分类号:
- TP332.1
- 一般附注:
- EDA应用技术
- 提要文摘附注:
- 本书以Altera公司全新推出的Quartus Prime16.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含了简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,介绍了采用Quartus Prime16.1进行数字系统开发的设计流程、设计思想和设计技巧。
全部MARC细节信息>>
| 索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 | 还书位置 |
| TP332.1/22=4 | 00464416 | 书库
(图书定位请点击这里) |
可借 | 书库 | |
| TP332.1/22=4 | A00015753 | 书库
(图书定位请点击这里) |
借出-应还日期: | 书库 | |
| TP332.1/22=4 | A00227517 | 书库
(图书定位请点击这里) |
借出-应还日期: | 书库 |
显示全部馆藏信息




书库