机读格式显示(MARC)
- 000 01205nam0 2200289 450
- 010 __ |a 978-7-121-48339-4 |d CNY45.00
- 035 __ |a (A100000NLC)013054497
- 049 __ |a A100000NLC |b UCS01012630858 |c 013054497 |d NLC01
- 100 __ |a 20240802d2024 em y0chiy50 ea
- 200 1_ |a 数字电路的FPGA设计与实现 |9 shu zi dian lu de FPGA she ji yu shi xian |b 专著 |e 基于Quartus Prime和Verilog HDL |f 陈军波,何青主编
- 210 __ |a 北京 |c 电子工业出版社 |d 2024
- 215 __ |a 207页 |c 图 |d 26cm
- 330 __ |a 本书选用Intel公司的FPGA芯片及Quartus Prime环境,以深圳市乐育科技有限公司的LY-EP4CM型FPGA高级开发系统为硬件平台,共安排14个实验。14个实验的主要内容包括集成逻辑门电路功能测试、基于原理图的简易数字系统设计、基于HDL的简易数字系统设计、编码器设计、译码器设计、加法器设计、比较器设计、数据选择器设计、触发器设计等。
- 606 0_ |a 数字电路 |9 Shu Zi Dian Lu |x 可编程序逻辑阵列
- 701 _0 |a 陈军波 |9 chen jun bo |4 主编
- 701 _0 |a 何青 |9 he qing |4 主编
- 801 _2 |a CN |b OLCC |c 20240829
- 905 __ |a GDPTC |d TN790.2/19